Cadence和台积电合作开发N16 79GHz毫米波设计参考流程

   2023-05-09 盖世汽车刘丽婷640
核心提示:据外媒报道,Cadence Design Systems宣布与台积电合作,使用台积电(TSMC)N16工艺上的79GHz毫米波设计参考流程优化Cadence® Vi

据外媒报道,Cadence Design Systems宣布与台积电合作,使用台积电(TSMC)N16工艺上的79GHz毫米波设计参考流程优化Cadence® Virtuoso®平台。凭借Cadence的这一最新进展和台积电的长期合作,客户现在可以使用N16工艺的完整79GHz毫米波设计参考流程,以开发优化的、高度可靠的下一代RFIC设计,从而用于雷达、5G和其他移动、汽车、医疗保健和航空航天领域的无线应用。目前,客户已经开始使用相应的台积电PDK进行RFIC(射频集成电路)设计。

cadence.jpg

图片来源:Cadence

支持台积电N16工艺技术的Cadence RFIC解决方案具有自动化功能,可帮助客户花费更少的时间将关键射频功能集成到设计中。该解决方案支持RF设计的所有方面,包括无源器件建模、辅助布局自动化、块级优化和EM签核仿真。

台积电N16 79GHz毫米波设计参考流程采用高效方法,可让工程师实现其性能、能效和可靠性设计目标。客户可凭借Cadence紧密集成的Virtuoso ADE Suite和Spectre® X Simulator with RF Option,管理拐角仿真、设计居中和识别真正的最坏情况拐角。此外,用于RF布局自动化的Virtuoso Layout Suite包括具有设计内设计规则检查(DRC)功能的加速布局和布线。

此外,台积电N16 79GHz毫米波设计参考流程支持大容量电磁(EM)模型生成,利用对RF电路至关重要的Cadence EMX® Planar 3D Solver。Virtuoso平台与EMX Planar 3D Solver和Cadence Quantus™ Parasitic Extraction紧密集成,以实现耦合效应的分层提取,确保完整设计的EM寄生信号验收。这种紧密集成允许将S参数模型无缝反向注释到黄金IC原理图,或具有布局后寄生效应的Quantus SmartView中。该流程演示了使用Virtuoso EM助手进行EM提取,以及使用Virtuoso ADE Suite将S参数模型拼接到原理图中以进行仿真和验证。

台积电设计基础设施管理部负责人Dan Kochpatcharin表示:“通过与Cadence持续合作,我们正在为客户提供最先进的RF设计工具和工艺技术,以将创新的RFIC推向市场。凭借台积电N16工艺上的79GHz毫米波设计参考流程,我们的客户更容易将Cadence和台积电的创新快速应用到他们的IC设计中。”


 
反对 0举报 0 收藏 0 打赏 0评论 0
 
更多>同类行业资讯
推荐图文
推荐行业资讯
点击排行
网站首页  |  关于我们  |  联系方式  |  使用协议  |  版权隐私  |  网站地图  |  排名推广  |  广告服务  |  积分换礼  |  网站留言  |  RSS订阅  |  违规举报  |  鄂ICP备20010165号-1